�Y�x�Y(ji��)��������(y��ng)�̹������S�r(sh��)��������(w��)
- ����(y��ng)��
- ��̖(h��o)
- Ʒ��
- ���b
- ��̖(h��o)
- ��(k��)�攵(sh��)��
- ��ע
- ԃ�r(ji��)
-
��̖(h��o)о������̄�(w��)�����ڣ�����˾
13��
0755-8366305618922805453��18929374037��18922803401�B0755-82537787�����и���^(q��)�A��(qi��ng)��·1019̖(h��o)�A��(qi��ng)�V��(ch��ng)D��23��11016516
-
-
-
-
�����ջ�
-
������о����댧(d��o)�w����˾
10��
13267088774(��̖ͬ(h��o))Sam�����и���^(q��)�A��(qi��ng)�������1̖(h��o)��10A8240���I(y��ng)Ʒ�ƣ�TI/���݃x����ST/�ⷨ��MICROCHIP/о��ADI/�����Z��ALLEGRO/��������NXP/��������ON/��ɭ����RENESAS/���_��ROHM/�_ķ��ALTERA/����������CYPRESS/ِ����˹��INFINEON/Ӣ�w�衢ISS01011808
-
CDCV850DGGRG4
- TI��
- TSSOP48��
- 18+��
- 6520��
- ԭ�b��Ʒ��
-


CDCV850DGGRG4 PDF�Y��
- �Y�����d
- �����̣�TI1[Texas Instruments]
- PDF�������805.15 Kbytes
- PDF��(y��)��(sh��)����20�(y��)
- ������2.5-V PHASE LOCK LOOP CLOCK DRIVER WITH 2-LINE SERIAL INTERFACE
CDCV850DGGRG4���g(sh��)Ҏ(gu��)��
- ��� - ݔ��:ݔ������/��
- �l�� - ���ֵ��140MHz
- ���l��/���l�����o/�o
- 늉� - �Դ��2.3 V ~ 2.7 V
- �����ضȣ�0��C ~ 85��C
- ���b��ͣ������N�b
- ���b/�⚤��48-TFSOP��0.240"��6.10mm ����
- ��ͣ�PLL �r(sh��)��(q��)��(d��ng)��
- PLL������·
- ݔ�룺LVTTL��SSTL-2
- ݔ����SSTL-2
- �·��(sh��)��1
- ���� - ݔ��:ݔ����1��11
- �o�U��r/RoHs���o�U/����RoHs
ُ(g��u)�I����ԃ�a(ch��n)ƷՈ(q��ng)?zh��)ԃ�r(ji��)��Ϣ��(3������������õ��؏�(f��))
CDCV850DGGR4���P(gu��n)��̖(h��o)