�Y�x�Y(ji��)��������(y��ng)�̹������S�r(sh��)��������(w��)
- ����(y��ng)��
- ��̖(h��o)
- Ʒ��
- ���b
- ��̖(h��o)
- ��(k��)�攵(sh��)��
- ��ע
- ԃ�r(ji��)
-
��̖(h��o)о������̄�(w��)�����ڣ�����˾
13��
0755-8366305618922805453��18929374037��18922803401�B0755-82537787�����и���^(q��)�A��(qi��ng)��·1019̖(h��o)�A��(qi��ng)�V��(ch��ng)D��23��11016516
-
-
-
-
�����ջ�
-
������о����댧(d��o)�w����˾
10��
13267088774(��̖ͬ(h��o))Sam�����и���^(q��)�A��(qi��ng)�������1̖(h��o)��10A8240���I(y��ng)Ʒ�ƣ�TI/���݃x����ST/�ⷨ��MICROCHIP/о��ADI/�����Z��ALLEGRO/��������NXP/�����֡�ON/��ɭ����RENESAS/���_��ROHM/�_ķ��ALTERA/����������CYPRESS/ِ����˹��INFINEON/Ӣ�w����ISS01011808
-
ZL30251LDG1PROG
- Microchip / Microsemi��
- ԭ�b��
- 2019+��
- 2560��
- ԭ�b��Ʒ��
-


ZL30252LDF1 PDF�Y��
- �Y�����d
- �����̣�Microchip / Microsemi
- PDF�ļ���С��56.82 Kbytes
- PDF��(y��)��(sh��)����3�(y��)
- �������r(sh��)犰l(f��)������֧�֮a(ch��n)Ʒ 3 In/Out Any Rate Clk Multiplier & Jitter Att.
ZL30251LDG1PROG���g(sh��)Ҏ(gu��)��
- ������:Microchip
- �a(ch��n)Ʒ�N�:�r(sh��)犰l(f��)������֧�֮a(ch��n)Ʒ
- RoHS:��
- ���:Clock Multipliers
- ���ݔ���l��:1250 MHz
- ���ݔ���l��:1035 MHz
- ݔ���˔�(sh��)��:3 Output
- ռ�ձ� - ���:60 %
- �����Դ늉�:1.8 V, 3.3 V
- �����Դ���:184 mA, 242 mA
- ��С�����ض�:- 40 C
- ������ض�:+ 85 C
- ���b�L(f��ng)��:SMD/SMT
- ���b / ���w:QFN-32
- ���b:Tray
- ݔ�����:CML, CMOS, HCSL, HSTL, LVDS, LVPECL, SSTL
- �a(ch��n)Ʒ:Clock Generators
- �̘�(bi��o):Microchip / Microsemi
- ����(d��ng):7.5 ps
- �a(ch��n)Ʒ���:Clock Generators
- ���S���b��(sh��)��:2450
- ��e:Clock & Timer ICs
- �Դ늉�-���:3.465 V
- �Դ늉�-��С:1.71 V
ُ(g��u)�I����ԃ�a(ch��n)ƷՈ(q��ng)?zh��)ԃ�r(ji��)��Ϣ��(3������������õ��؏�(f��))
ZL30251LDG1PROG���P(gu��n)��̖(h��o)